| Titre : | La conception de systèmes avec FPGA : bonnes pratiques pour le développement collaboratif | | Type de document : | texte imprimé | | Auteurs : | Philip Simpson, Auteur ; Daniel Etiemble, Traducteur | | Editeur : | Paris : Dunod | | Année de publication : | 2014 | | Collection : | Collection Technique & Ingénierie Electronique | | Titres uniformes : |
FPGA design
| | Importance : | 295 p. | | Présentation : | couv. ill. en coul., ill. | | Format : | 24 cm. | | ISBN/ISSN/EAN : | 978-2-10-070792-8 | | Langues : | Français (fre) Langues originales : Anglais (eng) | | Index. décimale : | 24-03 Programmation des microsystèmes et microprocesseurs | | Résumé : | Concevoir des systèmes sur puce (SoC) avec des FPGA nécessite de faire collaborer des ingénieurs ayant des expertises différentes en électronique et en informatique : concepteurs de FPGA, concepteurs de cartes, spécialistes de l’intégrité du signal, développeurs de logiciels système et d’applications.
La réussite de ces projets passe par une bonne planification, une bonne coordination des tâches de toute l’équipe pour une conception selon le planning prévu, en veillant au respect des spécifications fonctionnelles et temporelles et en employant des techniques permettant des réutilisations ultérieures de parties du circuit.
Le but de cet ouvrage est de fournir l’ensemble des bonnes pratiques pour réussir la conception collective d’un système avec FPGA. | | Note de contenu : | Sommaire
Chapitre 1: Gestion de projet
Chapitre 2: Spécifications de la conception
Chapitre 3: Modélisation système
Chapitre 4: Étude des ressources
Chapitre 5: Environnement de conception
Chapitre 6: Conception de cartes
Chapitre 7: Consommation et dissipation thermique
Chapitre 8: Flot de conception en équipe
Chapitre 9: Conception au niveau RTL
Chapitre 10: IP (Intellectual Property) et réutilisation de circuits
Chapitre 11: Conception pour l'embarqué
Chapitre 12: Vérification fonctionnelle
Chapitre 13: Satisfaction des contraintes temporelles
Chapitre 14: Conception de haut niveau
Chapitre 15: Débogage du FPGA dans le système
Chapitre 16: Validation du circuit
-Index |
La conception de systèmes avec FPGA : bonnes pratiques pour le développement collaboratif [texte imprimé] / Philip Simpson, Auteur ; Daniel Etiemble, Traducteur . - Paris : Dunod, 2014 . - 295 p. : couv. ill. en coul., ill. ; 24 cm.. - ( Collection Technique & Ingénierie Electronique) . ISBN : 978-2-10-070792-8 Oeuvre : FPGA designLangues : Français ( fre) Langues originales : Anglais ( eng) | Index. décimale : | 24-03 Programmation des microsystèmes et microprocesseurs | | Résumé : | Concevoir des systèmes sur puce (SoC) avec des FPGA nécessite de faire collaborer des ingénieurs ayant des expertises différentes en électronique et en informatique : concepteurs de FPGA, concepteurs de cartes, spécialistes de l’intégrité du signal, développeurs de logiciels système et d’applications.
La réussite de ces projets passe par une bonne planification, une bonne coordination des tâches de toute l’équipe pour une conception selon le planning prévu, en veillant au respect des spécifications fonctionnelles et temporelles et en employant des techniques permettant des réutilisations ultérieures de parties du circuit.
Le but de cet ouvrage est de fournir l’ensemble des bonnes pratiques pour réussir la conception collective d’un système avec FPGA. | | Note de contenu : | Sommaire
Chapitre 1: Gestion de projet
Chapitre 2: Spécifications de la conception
Chapitre 3: Modélisation système
Chapitre 4: Étude des ressources
Chapitre 5: Environnement de conception
Chapitre 6: Conception de cartes
Chapitre 7: Consommation et dissipation thermique
Chapitre 8: Flot de conception en équipe
Chapitre 9: Conception au niveau RTL
Chapitre 10: IP (Intellectual Property) et réutilisation de circuits
Chapitre 11: Conception pour l'embarqué
Chapitre 12: Vérification fonctionnelle
Chapitre 13: Satisfaction des contraintes temporelles
Chapitre 14: Conception de haut niveau
Chapitre 15: Débogage du FPGA dans le système
Chapitre 16: Validation du circuit
-Index |
|  |